# GTI Aufgaben Serie 3

Vithusan Ramalingam (21-105-515)

Jan Ellenberger (21-103-643)

Aufgabe 1.a) Stelle einen 3-Mux (8-to-1-Multiplexer) als Schaltung in disjunktiver Form (d. h. als zweistufige Schaltung, die eine Disjunktion von Konjunktionen ist) dar.



$$\begin{cases}
(x_0 x_1 x_2 x_3 x_4 x_5 x_6 x_7) \\
+ (x_4 y_0 7 y_1 7 y_2) + (x_5 y_6 7 y_4) + (x_6 y_4 7 y_2) + (x_5 y_6 7 y_4 y_2)
\end{cases}$$

Aufgabe 1. b) Bestimme die Schaltfunktionen eines 3-DeMux (1-to-8-Demultiplexer).



Aufgabe 2.) Realisiere die folgende Funktion f(x1, x2, x3) mittels eines 2-Muxs (4-to-1-Multiplexer). Zusätzliche Negationen bei Eingängen des Muxs sind erlaubt.

| $x_1$ | $x_2$ | $x_3$ | f |
|-------|-------|-------|---|
| 0     | 0     | 0     | 1 |
| 0     | 0     | 1     | 0 |
| 0     | 1     | 0     | 1 |
| 0     | 1     | 1     | 1 |
| 1     | 0     | 0     | 0 |
| 1     | 0     | 1     | 0 |
| 1     | 1     | 0     | 0 |
| 1     | 1     | 1     | 1 |





### Aufgabe 3. Mux, DeMux und Decoder

(a) Wieviele Outputsignale hat ein Decoder mit d Steuersignalen?

2<sup>d</sup>

(b) Wieviele Steuersignale hat ein Mux mit d Inputsignalen?

- log<sub>2</sub>(d)

(c) Was ist die kleinste Anzahl Eingangssignale (Steuer- und Datensignale) für einen Mux (zusätzliche Negation bei Eingängen erlaubt), damit jede beliebige Funktion f : B4 → B damit dargestellt werden kann? Begründe die Antwort. (Tipp: Es sind weniger als 2 4 + 4 = 20.)

|    |    | 3   |    |          |            |   |
|----|----|-----|----|----------|------------|---|
|    |    | 1   |    |          |            |   |
|    |    | _ ` |    | <b>1</b> |            |   |
| Y0 | Y2 | Y2  | Y3 | Z        |            |   |
| 0  | 0  | 0   | 0  | XO       |            |   |
| 0  | 0  | 0   | 1  | X1       | _ <i>)</i> |   |
| 0  | 0  | 1   | 0  | X2       | T (        |   |
| 0  | 0  | 1   | 1  | Х3       | _ >        | 8 |
| 0  | 1  | 0   | 0  | X4       | 7          |   |
| 0  | 1  | 0   | 1  | X5       | <b>□ \</b> |   |
| 0  | 1  | 1   | 0  | X6       |            |   |
| 0  | 1  | 1   | 1  | X7       | コノ         |   |
| 1  | 0  | 0   | 0  | ¬X0      |            |   |
| 1  | 0  | 0   | 1  | ¬X1      |            |   |
| 1  | 0  | 1   | 0  | ¬X2      |            |   |
| 1  | 0  | 1   | 1  | ¬X3      |            |   |
| 1  | 1  | 0   | 0  | ¬X4      |            |   |
| 1  | 1  | 0   | 1  | ¬X5      |            |   |
| 1  | 1  | 1   | 0  | ¬X6      |            |   |
| 1  | 1  | 1   | 1  | ¬X7      |            |   |

Wir sehen dass es zu jeder Kombination von Schaltsignalen eine Inverse Kombination gibt. Für y0, y1, y2, y3 = 0, 0, 0, 0 gibt es z.B. 1, 1, 1, 1.

Wir können also jeden Input einmal normal und einmal negiert rechnen das reduziert die Anzahl der benötigten Inputs von 16 auf 8, da wir sie im Eingang des Multiplexer einfach noch negieren. Somit ist die minimale Anzahl an Eingangssignalen 3 + 8 = 11.

- (d) Welcher der drei Begriffe Mux, DeMux, Decoder passt jeweils zu den folgenden Aussagen?
- 1. Kann durch Ersetzen des Inputsignales mit einer 1 zu einem Decoder gemacht werden.
  - DeMux
- 2. Ist universell, d. h. damit lässt sich jede boolesche Funktion realisieren (mit entpsrechend genügend vielen Signalleitungen).
  - Mux
- 3. Erzeugt genau an einer Outputstelle eine 1.
  - Decoder

Aufgabe 4.) Erkläre wie mittels eines Multiplexers mehrere parallele Signale in ein serielles Signal umgewandelt werden können (Serialisierer). Welche Bedingung muss gegeben sein, damit der Empfänger der Nachricht das serielle Signal mit einem Demultiplexer wieder in das genau gleiche parallele Signal umwandeln kann?

Um den Input beim multiplexer serialiseren zu können, brauchen wir einen Zähler bei den Schaltsignalen. Indem wir bei den Schaltsignal hochzählen können wir vom paralellen Signal zuerst die 0.te Stelle ausgegeben dann die erste, dann die zweite und so weiter. So hat man dann ein serielles Signal, dass den Input der Reihenfolge nach ausgibt. Um das serielle Signal wieder mit einem Demultiplexer parallel ausgeben zu können zählen wir bei den Steuersignalen wieder mit einem Zähler hoch, dann kann die 0. Stelle des seriellen signals an der 0. Stelle des Output ausgegeben werden, dann die erste, dann die zweite, dann die dritte und so weiter. Der Multiplexer und der Demultiplexer müssen gleich schnell getaktet sein, damit der Demultiplexer auch wirklich das erste Signal an der ersten Stelle des Output ausgibt. Wenn man den Output bei jedem Schritt etwas mehr verzögert hat man das Signal beim Output wieder parallel.

### Aufgabe 5.)

Gegeben seien fünf Volladdierer und zwei Halbaddierer. Bilde daraus ein Addier-Netzwerk, das die Addition von vier zweistelligen Dualzahlen realisiert.



## Aufgabe 6.)

a) Realisiere einen Halbaddierer mit AND- und OR-Gattern. Du darfst Gatter mit eingebauter Negation im Eingang benutzen.

(.)a) R = Resultat u = abertrag Halbaddieras:



#### Aufgabe 6.b)

Zeige (durch Induktion nach dem Aufbau der Schaltung), dass Schaltungen, welche nur aus ANDund OR-Gattern bestehen, immer 1 ausgeben, wenn alle Inputsignale auf 1 gesetzt sind.

In de ktions chritt

$$(n \neq \lambda) \cdot (x \vee x) = 1$$

$$(n \cdot x \vee x) + 1 \cdot (x \vee x) = 1$$

$$1 + 1 \cdot (x \vee x) = 1$$

$$1 + 1 \cdot (x \vee x) = 1$$

$$1 \times (x \vee x) = 1$$

Der Beweis kann analog mit A Verknapping gemachet weden, ist jedoch obsolont da 111 = 1V1 = 1 in boolescher bogik.

Aufgabe 7.)

Realisiere einen Volladdierer mittels eines Decoders und OR-Gatter.

